TESA จับมือ Synopsys และสถาบันการศึกษา-อุตสาหกรรม พัฒนาโครงการ Thai RISC-V SoC Design Professional Program

สมาคมสมองกลฝังตัวไทย (TESA) เปิดตัวโครงการ Thai RISC-V SoC Design Professional Program for Advanced Industry Development เพื่อยกระดับบุคลากรไทยด้านการออกแบบระบบบนชิป (System-on-Chip: SoC) โดยใช้สถาปัตยกรรม RISC-V เป็นแกนหลัก เป้าหมายมุ่งสู่การผลิตชิปจริงและสร้างศักยภาพการพึ่งพาเทคโนโลยีได้ด้วยตนเอง

โครงการนี้เกิดจากความร่วมมือของภาคการศึกษาและอุตสาหกรรม รวม 7 สถาบันการศึกษา และ 4 บริษัทชั้นนำ โดยมี สถาบันเทคโนโลยีไทย-ญี่ปุ่น (TNI) เป็นสถาบันเอกชนเพียงแห่งเดียวที่ได้รับเลือกเป็นมหาวิทยาลัยนำร่อง

ในส่วนของ TNI มี อ.ดร.จิรายุ ปีตะกุล เป็นแกนนำด้านเทคนิคและผู้ออกแบบ หน่วยประมวลผลทางปัญญาประดิษฐ์ (Neural Processing Unit: NPU) ซึ่งมีแผนจะบูรณาการร่วมกับ RISC-V SoC เพื่อเพิ่มศักยภาพการประมวลผลด้าน AI และเตรียมความพร้อมสู่การใช้งานจริงในอนาคต

โครงการอบรมเน้นพัฒนาบุคลากรระดับ Train the Trainer ครอบคลุมตั้งแต่พื้นฐานด้าน Digital Design, สถาปัตยกรรมคอมพิวเตอร์ และ RISC-V ไปจนถึงทักษะการออกแบบชิปขั้นสูง เช่น Low-power Design, Noise Management และ Mixed-signal Design โดยได้รับการสนับสนุนจาก Synopsys ทั้งด้านเครื่องมือออกแบบอิเล็กทรอนิกส์ (EDA Tools) หลักสูตรมาตรฐานสากล และคำปรึกษาทางเทคนิค

พิธีลงนามความร่วมมือจัดขึ้นเมื่อวันที่ 8 สิงหาคม ที่ สำนักงานนวัตกรรมแห่งชาติ (NIA) ถือเป็นก้าวสำคัญของอุตสาหกรรมออกแบบชิปในประเทศไทย

โครงการนี้ยังถือเป็น รากฐานสำคัญ และเป็นส่วนเสริมในการเปิดหลักสูตร วิศวกรรมเซมิคอนดักเตอร์ ของ TNI ซึ่งมีแผนจะเปิดรับนักศึกษารุ่นแรกในปี 2569 เพื่อสร้างบุคลากรไทยให้พร้อมสำหรับอุตสาหกรรมชิปและ AI ในอนาคต






SHARE :